📄️ 1.4.1 SOC
  ATK-DLMP135开发板配套的ATK-CLMP135B核心板,采用STM32MP135DAE7作为主控CPU,单核A7,最高1GHz主频。该SOC自带32KB的L1指令和数据Cache、128KB的L2 Cache,集成NEON和TrustZone,集成双精度硬件浮点计算单元VFPv4,并具有168KB SRAM、2个高级定时器、10个通用定时器、2个基础定时器、5个低功耗定时器、2个watchdog、1个FMC接口、1个QUADSPI接口、2个ADC外设、1个内嵌的数字温度传感器、1个DFSDM外设、1个DCMIPP接口、1个RGB LCD控制器(LTDC)、1个内嵌RTC、8个UART/USART、5个SPI、5个I2C、2个SAI、4个SPDIFRX输入通道、2个千兆网络MAC控制器、2个USB控制器、2个SDMMC接口、2个FDCAN接口等。
📄️ 1.4.2 BTB接口
  ATK-CLMP135B核心板采用2个2*40的3710F(母座)板对板连接器来同底板连接(在底面),接插非常方便,核心板上面的底板接口原理图如图1.4.2.1所示:
📄️ 1.4.3 EMMC
  ATK-CLMP135B核心板板载了8GB的EMMC,此部分电路如图1.4.3所示:
📄️ 1.4.4 DDR3L
  ATK-CLMP135B核心板板载了512MB DDR3L,此部分电路如图1.4.4.1所示: